En poursuivant votre navigation sur ce site, vous acceptez l'utilisation de cookies pour vous proposer des contenus et services adaptés à vos centres d'intérêts. En savoir plus et gérer ces paramètres. OK X
 
 

 

 

Nouveaux produits

Chipset évitant le recours à un contrôle I2C et des canaux d’horloge externes, tout en réduisant de 50% le coûts des câbles

Publication: Juin 2010

Partagez sur
 
Le Channel Link III de National Semiconductor est le premier SerDes du marché à intégrer un canal de contrôle à latence nulle, pour applications vidéo industrielles...
 

National Semiconductor Corp. (NYSE : NSM) présente sa famille de SerDes (sérialiseur dé-sérialiseur) Channel Link III à canal de contrôle bidirectionnel et latence nulle intégré ; une première sur le marché. Ces SerDes permettent d’acheminer l’horloge, les données haut-débit et le bus de commande I2C bidirectionnel bas-débit sur une même paire torsadée. Ceci réduit radicalement les dimensions, le poids et les coût d’interconnexion, jusqu’à 50% dans le cas d’applications industrielles de vidéo, d’imagerie ou d’affichage.

La famille Channel Link III comprend deux chipsets : le sérialiseur DS92LX2121 et le dé-sérialiseur DS92LX2122, capables de piloter des applications d’affichage couleurs 18 bits, ou des liaisons haut-débit jusqu’à 1050 Mbits/s ; et les sérialiseur DS92LX1621 et dé-sérialiseur DS92LX1622, pour des données 16 bits jusqu’à 800 Mbits/s, qui conviennent idéalement aux systèmes vidéo dans lesquels l’espace est restreint. Ces deux chipsets font appel à une interface parallèle LVCMOS (CMOS basse tension), et fonctionnent de 10 MHz à 50 MHz.

National a également élargi sa famille Channel Link II avec deux nouveaux chipsets pour les applications ne nécessitant pas de canal de contrôle bidirectionnel : les sérialiseur DS92LV2421 et dé-sérialiseur DS92LV2422, dotés d’une interface LVCMOS parallèle ; et les sérialiseur DS92LV0421 et dé-sérialiseur DS92LV0422, équipés d’une interface LVDS (signalisation différentielle basse tension). Les DS92LV0421/22 constituent aussi une possibilité d’évolution facile pour le SerDes Channel Link, grâce à leur pont LVDS. Les deux chipsets intègrent l’horloge dans les données haut-débit, permettent la transmission de données 24 bits jusqu’à 1.8 Gbits/s, et fonctionnent entre 10 MHz et 75 MHz.

Avoir le choix entre plusieurs interfaces E/S de SerDes et disposer d’une plage de fonctionnement étendue, permet aux concepteurs de choisir parmi un large choix de sources vidéo, jusqu’aux résolutions HD (haute définition). Les SerDes Channel Link II et Channel Link III de National se verrouillent automatiquement sur les données brutes issues d’un ASIC ou d’un FPGA sans horloge de référence externe, ni trame d’apprentissage, ce qui permet un fonctionnement "plug-and-go" facile.

Les chipsets Channel Link II et Channel Link III disposent de fonctions de conditionnement intégrées, qui leur permettent d’acheminer des signaux haut-débit vers des écrans jusqu’à deux fois plus loin que les autres SerDes. Ils offrent également des possibilités de synchronisation à étalement de spectre, permettant d’atténuer les parasites électromagnétiques (EMI) dans les environnements industriels difficiles. Ces SerDes tolèrent des décharges électrostatiques (ESD) supérieures à 8kV HBM (Human Body Model, ou modèle corps humain) et sont conformes à la norme ISO 10605 sur l’ESD. Ces deux familles de SerDes fonctionnent entre -40°C et 85°C, et disposent de fonctions d’autotest BIST intégrées, pour valider l’intégrité de la liaison.

À l’inverse des FPGAs à SerDes intégré, les SerDes Channel Link II et Channel Link III de National ne nécessitent pas d’horloge de référence, de composants externes de conditionnement de signal, d’alimentation faible bruit, de protection ESD, ou de plans d’alimentation dédiés au niveau du circuit imprimé. Cela simplifie la conception système en éliminant les composants externes et les coûts associés. De plus, le SerDes Channel Link III intègre un canal de contrôle bidirectionnel, qui élimine la paire supplémentaire nécessaire avec les FPGA.

Prix et disponibilité

Les Channel Link III DS92LX2121 (en boîtier LLP® 40 pins) et DS92LX2122 (LLP 48 pins) sont tarifés 5,30 dollars l’unité, tandis que les DS92LX1621 (LLP 32 pins) et DS92LX1622 (LLP 40 pins) sont à 5,10 dollars l’unité, par quantités de 1000 pièces. Les deux chipsets sont échantillonnables dès maintenant, avec des volumes de production programmées pour juillet 2010.

Les Channel Link II DS92LV2421 (LLP 48 pins) et DS92LV2422 (LLP 60 pins) sont tarifés 5,95 dollars l’unité, tandis que les DS92LV0421 (LLP 36 pins) et DS92LV0422 (LLP 48 pins) sont au prix de 6,25 dollars l’unité, par quantités de 1000 pièces. Les deux chipsets sont échantillonnables dès maintenant, avec des volumes de production programmées pour juillet 2010. Ces circuits sont également disponibles pour des débits plus faibles de 5 MHz à 50 MHz.

http://www.national.com

Suivez Electronique Mag sur le Web

 

Newsletter

Inscrivez-vous a la newsletter d'Electronique Mag pour recevoir, régulièrement, des nouvelles du site par courrier électronique.

Email: